#通訊 #鎖相迴路PLL #鑒頻鑒相器PFD #壓控振盪器VCO
【高頻雜訊,這樣處理就對了!】
鎖相迴路 (PLL) 電路存在於各種高頻應用中,其最基本配置是將參考訊號 (FREF) 相位與可調回饋訊號 (RFIN) F0 的相位進行比較,中有一個在頻域中工作的負反饋控制迴路。當比較結果處於穩態——輸出與誤差檢測器輸入的頻率、相位匹配時,稱為 PLL 被鎖定。典型數位 PLL 電路的第一個基本元件是鑒頻鑒相器 (PFD),將輸入到 REFIN 的頻率和相位與回饋到 RFIN 的頻率和相位進行比較。
可配置為獨立 PFD (回饋分頻器 N=1) 的 PLL 可與高品質壓控晶體振盪器 (VCXO) 和窄低通濾波器一起使用,以淨化高雜訊 REFIN 時脈。當輸出頻率等於輸入頻率時,PLL 配置最簡單,稱為時脈淨化 PLL,此類應用建議使用窄頻頻寬 (<1kHz) 低通濾波器;而高頻整數 N 分頻架構應使用壓控振盪器 (VCO),其調諧範圍比 VCXO 更寬,常用於跳頻或擴頻跳頻 (FHSS) 應用。
PLL 的關鍵性能參數是相位雜訊、頻率合成過程中的多餘副產物或雜散頻率 (簡稱雜散)。低通濾波器可減輕這種影響,且頻寬越窄、對雜散頻率的濾波越強。此外,為使頻內雜訊最小,應選擇較低的 N 值;但為使雜散雜訊最小,最好選擇整數 N 值。時脈往往是固定頻率,因此可以選擇頻率以確保 REFIN 頻率恰好是輸入頻率的整數倍,如此能保證 PLL 頻內雜訊最低。
延伸閱讀:
《鎖相迴路 (PLL) 基本原理》
http://compotechasia.com/a/tech_applicati…/…/1122/40472.html
(點擊內文標題即可閱讀全文)
#亞德諾ADI #ADF4002 #ADF4108 #ADF4159 #ADF4356 #ADF5356 #HMC507 #HMC586 #HMC704 #HMC733 #ADIsimPLL
迴路檢測器 在 Analog Devices台灣亞德諾半導體股份有限公司 Facebook 的最佳解答
新品報到:ADI 55 MHz至15 GHz寬頻微波頻率合成器
三大性能領先業界
Analog Devices, Inc. (ADI)今日推出一款整合壓控振盪器(VCO)的寬頻頻率合成器,突破的性能和彈性適合航太、無線基礎設施、微波點對點鏈路、電子測試與測量、衛星終端等多種市場應用。ADI的ADF5610新型寬頻小數N分頻頻率合成器採用單晶片設計,可在55 MHz至15 GHz的頻率範圍內輸出RF訊號,並提供業界最低的相位雜訊性能。相較於需要採用多個窄頻GaAs壓控振盪器和鎖相迴路(PLL)的替代解決方案,ADF5610的功耗低50%、尺寸更精小、架構更簡單,因此進一步節省物料成本並可縮短上市時間。
ADF5610以ADI獨有的先進SiGe BiCMOS製程而開發,具有調變頻寬高、誤碼率低的特點。其VCO相位雜訊領先業界(10GHz操作頻率下,100 kHz失調時為-114 dBc/Hz,100 MHz失調時為-165 dBc/Hz),並具備 -229 dBc/Hz的低歸一化相位雜訊基準(FOM)。整合的PLL功能實現快速跳頻和鎖定時間(採用合適的迴路濾波器時小於50 μs)。相位檢測器雜散位準典型值低於-45 dBc,而RF輸出功率位準為6 dBm。
ADF5610寬頻小數N分頻頻率合成器可輕鬆實現設計導入,並擁有ADIsimPLL™的完全支援。ADIsimPLL™為ADI所開發之全面易用型PLL頻率合成器設計和模擬工具,用於評估相位雜訊、鎖定時間、抖動以及其他設計考慮因素。透過使用整合的SPI介面和控制軟體,使客戶可針對該元件來進行編程。
ADF5610的額定溫度範圍為-40°C至+85°C。操作時既可採用3.3V類比和數位標準電源,也可採用5 V電荷泵和VCO電源,具有1.8 V邏輯位準相容性。此款頻率合成器並具備硬體和軟體電源關斷模式。
詳見:
https://goo.gl/JNM18x
迴路檢測器 在 【開箱】插座檢測器「WIRE CARE」 - Mobile01 的推薦與評價
有幸拿到近期的商品「WIRE CARE」產品主打是說可以自行替家中電線做老化檢測而不用請專業師傅來家裡測量(在疫情期間也不方便讓人家來家裡QQ)也 ... ... <看更多>